国产精品婷婷久久久久久,国产精品美女久久久浪潮av,草草国产,人妻精品久久无码专区精东影业

數(shù)字頻率計(jì)設(shè)計(jì).doc

約40頁DOC格式手機(jī)打開展開

數(shù)字頻率計(jì)設(shè)計(jì),頁數(shù) 40字?jǐn)?shù) 9088摘要采用自上向下的設(shè)計(jì)方法,設(shè)計(jì)了基于復(fù)雜可編程邏輯器件的數(shù)字頻率計(jì)。以at89c51單片機(jī)作為系統(tǒng)的主控部件,完成電路的測(cè)試信號(hào)控制、數(shù)據(jù)運(yùn)算處理、鍵盤掃描和控制數(shù)碼管顯示。用vhdl語言編程,由cpld(complex programmable logic device)完成各...
編號(hào):10-26836大小:853.50K
分類: 論文>通信/電子論文

內(nèi)容介紹

此文檔由會(huì)員 孫陽陽 發(fā)布

數(shù)字頻率計(jì)設(shè)計(jì)

頁數(shù) 40 字?jǐn)?shù) 9088

摘要
采用自上向下的設(shè)計(jì)方法,設(shè)計(jì)了基于復(fù)雜可編程邏輯器件的數(shù)字頻率計(jì)。以AT89C51單片機(jī)作為系統(tǒng)的主控部件,完成電路的測(cè)試信號(hào)控制、數(shù)據(jù)運(yùn)算處理、鍵盤掃描和控制數(shù)碼管顯示。用VHDL語言編程,由CPLD(Complex Programmable Logic Device)完成各種時(shí)序控制及計(jì)數(shù)功能。該系統(tǒng)具有結(jié)構(gòu)緊湊、可靠性高、測(cè)頻范圍寬和精度高等特點(diǎn)。

關(guān)鍵詞 可編程邏輯器件,CPLD,等精度測(cè)量法,單片機(jī),VHDL
Abstact
With the adoption of the top-down design method and AT89C51 SCMC (Single Chip Mico Computer) as the master control component of the system,the circuit test signalcontrolling,data operation processing,keyboard scanning,and nixie tube display as well were completed by the digital cymometer.A CPLD programmed by VHDL,realized various sequence control and count functions.The system is characterized by impact structure,high reliability,high precision,and wide frequency-test-range.

Key Words programmable logic component CPLD measures mensuration single chip mico computer VHDL
目錄
摘要…………………………………………………………………………………….
英文摘要……………………………………………………………………………….
緒論…………………………………………………………………………………….Ⅰ
第一章 設(shè)計(jì)方案選擇………………………………………………………………….1
1.1 頻率測(cè)量模塊………………………………………………………………………1
1.2 周期測(cè)量模塊………………………………………………………………………3
1.3 脈沖寬度測(cè)量模塊…………………………………………………………………4
1.4 占空比測(cè)量模塊……………………………………………………………………4
1.5 標(biāo)準(zhǔn)頻率發(fā)生電路…………………………………………………………………4
1.6 小信號(hào)處理部分……………………………………………………………………4
第二章 基本測(cè)量原理與理論誤差分析……………………………………………….6
2.1 等精度頻率/周期測(cè)量技術(shù)………………………………………………………...6
2.2 預(yù)置門時(shí)間信號(hào)與閘門時(shí)間信號(hào)…………………………………………………7
2.3 高精度恒誤差周期測(cè)量法…………………………………………………………7
2.4 脈沖寬度測(cè)量理論誤差分析………………………………………………………7
2.5 周期脈沖信號(hào)占空比測(cè)量誤差分析………………………………………………7
第三章 方案的實(shí)現(xiàn)…………………………………………………………………….9
3.1 穩(wěn)壓電源設(shè)計(jì)………………………………………………………………………9
3.2 測(cè)量控制電路………………………………………………………………………9
3.3 輸入信號(hào)處理部分………………………………………………………………..10
3.4 小信號(hào)處理部分…………………………………………………………………..10
3.5 標(biāo)準(zhǔn)頻率方波發(fā)生電路…………………………………………………………..10
3.6 顯示器電路………………………………………………………………………..11
3.7 實(shí)際數(shù)字測(cè)量部分………………………………………………………………..14
第四章 單片機(jī)控制與運(yùn)算程序的設(shè)計(jì)……………………………………………...18
4.1 主流程圖…………………………………………………………………………..18
4.2 VHDL源程序………………………………………………………………………19
第五章 結(jié)束語………………………………………………………………………...25
致謝…………………………………………………………………………………….26
參考文獻(xiàn)……………………………………………………………………………….27
參考文獻(xiàn)
1.盧毅,賴杰.VHDL與數(shù)字電路設(shè)計(jì)[M].北京:科學(xué)出版社,2001.
2.潘松.VHDL實(shí)用教程[M].成都:電子科技大學(xué)出版社,2000.
3.徐志軍.大規(guī)??删幊踢壿嬈骷捌鋺?yīng)用[M].成都:電子科技大學(xué)出版社,2000.
4.趙曙光.可編程邏輯器件原理、開發(fā)與應(yīng)用[M].西安:西安電子科技大學(xué)出社,2000.
5.薛萍,陳海燕,裴樹軍.基于ISP芯片的可編程數(shù)字頻率計(jì)的設(shè)計(jì)[J].電測(cè)與儀表,2002,(2):2123.