mpc9992芯片應用電路設計.doc
約16頁DOC格式手機打開展開
mpc9992芯片應用電路設計,mpc9992芯片應用電路設計15頁 4800余字 有詳細的設計和圖示。摘要:mpc9992是與3.3v電壓兼容的,pll基于pecl的時鐘驅動器。使用sige技術,是一個完全微分設計以確保最小偏離度和pll不穩(wěn)定性能。mpc9992的性能適于制造工作站,主機和遠程通信的理想器件。它的輸出頻率可達400mhz,輸出偏離...


內容介紹
此文檔由會員 beijing2008 發(fā)布
MPC9992芯片應用電路設計
15頁 4800余字 有詳細的設計和圖示。
摘要:
MPC9992是與3.3V電壓兼容的,PLL基于PECL的時鐘驅動器。使用SiGe技術,是一個完全微分設計以確保最小偏離度和PLL不穩(wěn)定性能。MPC9992的性能適于制造工作站,主機和遠程通信的理想器件。它的輸出頻率可達400MHz,輸出偏離度低于100PS,因此能夠滿足大部分高要求的時鐘應用要求。
MPC9992提供一個差動的PECL輸入和一個晶體振蕩器接口。所有控制信號都是與LVCMOS兼容的。
MPC9992具有一個同步脈沖輸出端系統(tǒng)QSYNC。在輸出端結構頻率關系不是整數(shù)倍數(shù)的其他QSYNC系統(tǒng)當中,提供一個用于同步系統(tǒng)的信號。
MPC9992的是一種混合模擬/數(shù)字產品,模擬電路一般易受隨機噪聲的影響,尤其是如果這干擾從電源引腳加入時,影響更為嚴重。
Abstract:
The MPC9992 is a 3.3 V compatible, PLL based PECL clock driver. Using SiGe technology and a fully differential design ensures optimum skew and PLL jitter performance. The performance of the MPC9992 makes the device ideal for workstation, mainframe computer and telecommunication applications. With output frequencies up to 400 MHz and output skews less than 100 ps the device meets the needs of the most demanding clock applications.
The MPC9992 offers a differential PECL input and a crystal oscillator interface. All control signals are LVCMOS compatible.
The MPC9992 has a system synchronization pulse output QSYNC. In configurations with the output frequency relationships are not integer multiples of each other QSYNC .provides a signal for system synchronization purposes.
The MPC9992 is a mixed analog/digital product. Its analog circuitry is naturally susceptible to random noise, especially if this noise is seen on the power supply pins.
關鍵字: 時鐘驅動器 晶體振蕩器 同步脈沖發(fā)生器
目錄
摘要………………………………………………………………………………..3
1、器件特點………………………………………………………………………4
2、功能描述……………………………………………………………………....4
3、MPC9992 鎖相環(huán)(PLL)結構……………………………………………..6
4、 功能表 (結構控制)………………………………………………………6
5、引腳結構 ……………………………………………………………………..7
6、 絕對最大額定值…………………………………………………………….7
7、一般技術要求…………………………………………………………………8
8、直流特征………………………………………………………………………9
9、交流特征………………………………………………………………………10
10、應用信息……………………………………………………………………11
11、電源濾波器…………………………………………………………………12
12、封裝尺寸……………………………………………………………………14
13、結論………………………………………………………………………...15
14、參考文獻……………………………………………………………………15
15頁 4800余字 有詳細的設計和圖示。
摘要:
MPC9992是與3.3V電壓兼容的,PLL基于PECL的時鐘驅動器。使用SiGe技術,是一個完全微分設計以確保最小偏離度和PLL不穩(wěn)定性能。MPC9992的性能適于制造工作站,主機和遠程通信的理想器件。它的輸出頻率可達400MHz,輸出偏離度低于100PS,因此能夠滿足大部分高要求的時鐘應用要求。
MPC9992提供一個差動的PECL輸入和一個晶體振蕩器接口。所有控制信號都是與LVCMOS兼容的。
MPC9992具有一個同步脈沖輸出端系統(tǒng)QSYNC。在輸出端結構頻率關系不是整數(shù)倍數(shù)的其他QSYNC系統(tǒng)當中,提供一個用于同步系統(tǒng)的信號。
MPC9992的是一種混合模擬/數(shù)字產品,模擬電路一般易受隨機噪聲的影響,尤其是如果這干擾從電源引腳加入時,影響更為嚴重。
Abstract:
The MPC9992 is a 3.3 V compatible, PLL based PECL clock driver. Using SiGe technology and a fully differential design ensures optimum skew and PLL jitter performance. The performance of the MPC9992 makes the device ideal for workstation, mainframe computer and telecommunication applications. With output frequencies up to 400 MHz and output skews less than 100 ps the device meets the needs of the most demanding clock applications.
The MPC9992 offers a differential PECL input and a crystal oscillator interface. All control signals are LVCMOS compatible.
The MPC9992 has a system synchronization pulse output QSYNC. In configurations with the output frequency relationships are not integer multiples of each other QSYNC .provides a signal for system synchronization purposes.
The MPC9992 is a mixed analog/digital product. Its analog circuitry is naturally susceptible to random noise, especially if this noise is seen on the power supply pins.
關鍵字: 時鐘驅動器 晶體振蕩器 同步脈沖發(fā)生器
目錄
摘要………………………………………………………………………………..3
1、器件特點………………………………………………………………………4
2、功能描述……………………………………………………………………....4
3、MPC9992 鎖相環(huán)(PLL)結構……………………………………………..6
4、 功能表 (結構控制)………………………………………………………6
5、引腳結構 ……………………………………………………………………..7
6、 絕對最大額定值…………………………………………………………….7
7、一般技術要求…………………………………………………………………8
8、直流特征………………………………………………………………………9
9、交流特征………………………………………………………………………10
10、應用信息……………………………………………………………………11
11、電源濾波器…………………………………………………………………12
12、封裝尺寸……………………………………………………………………14
13、結論………………………………………………………………………...15
14、參考文獻……………………………………………………………………15