mpc9229芯片及應用電路設計.doc
約23頁DOC格式手機打開展開
mpc9229芯片及應用電路設計,mpc9229芯片及應用電路設計23頁 8000余字摘要簡要介紹了400兆赫茲低壓pecl時鐘合成器mpc9229的功能、內(nèi)部邏輯結(jié)構(gòu)、電氣特性、程序設計、引腳排列、典型的應用電路以及引腳的封裝形式。mpc9229是一3.3v具有兼容的、鎖相環(huán)裝置的時鐘合成器,目標是為了高性能時鐘發(fā)生在中點值到優(yōu)越性能值且集遠距離通信...
內(nèi)容介紹
此文檔由會員 孫陽陽 發(fā)布
MPC9229芯片及應用電路設計
23頁 8000余字
摘要
簡要介紹了400兆赫茲低壓PECL時鐘合成器MPC9229的功能、內(nèi)部邏輯結(jié)構(gòu)、電氣特性、程序設計、引腳排列、典型的應用電路以及引腳的封裝形式。MPC9229是一3.3v具有兼容的、鎖相環(huán)裝置的時鐘合成器,目標是為了高性能時鐘發(fā)生在中點值到優(yōu)越性能值且集遠距離通信、網(wǎng)絡和計算操作于一體的合成芯片。有著輸出的頻率從25兆赫茲到400兆赫茲和特定的配套的pecl輸出信號,這設計滿足最大量的時鐘操作上的需要。
關鍵字:頻率發(fā)生器 壓控振蕩器 串行接口 關行接口
電源濾波器 旁路電容 串聯(lián)諧振 分頻器
Abstract
Brief Introduceation of 400MHz low Voltage PECL the clock synthesizer MPC9229 function, internal logical organization, the electrical specification, the programming, the pin arrangement, the model application electric circuit as well as the pin seal form. The MPC9229 is a 3.3V compatible, PLL based clock synthesizer targeted for high performance clock generation in mid-range to high-performance telecom, networking and co...
目錄
1. 芯片簡介………………………………………………………………………1
1.1 概述 …………………………………………………………………………1
1.2 特點 ………………………………………………………………………1
1.3 功能描述 …………………………………………………………………1
1.4 內(nèi)部邏輯結(jié)構(gòu)圖 …………………………………………………………2
1.5 引腳介紹 ……………………………………………………………………4
1.5.1 管腳排列 …………………………………………………………………4
1.5.2 輸出頻率范圍和鎖相環(huán)柱分頻器N …………………………………………5
1.5.3 一般規(guī)格 ……………………………………………………………………5
2. 電氣特性 ………………………………………………………………6
2.1 絕對極限額定值 ……………………………………………………………6
2.2 直流特性 ……………………………………………………………………6
2.3 交流特性 ……………………………………………………………………7
3. 程序設計簡介 ………………………………………………………………8
3.1 MPC9229的程序設計 ………………………………………………………8
3.2 MPC9229的頻率工作圍 ……………………………………………………9
3.3 輸出頻率范圍 ……………………………………………………………10
3.9 例子頻率演算………………………………………………………………10
4. 應用電路的設計 ………………………………………………………10
4.1 使用并行和串行接口 ……………………………………………………10
4.2 使用測試和校準輸出試 ………………………………………………11
4.3 測試和調(diào)試配置 ………………………………………………………11
4.4 PLL旁路調(diào)試 ………………………………………………………12
4.5 串行接口時序圖 ………………………………………………………12
4.6 VCC鎖相環(huán)電源濾波器……………………………………………………12
5. 電源過濾 ………………………………………………………………13
6. 推薦布局 ………………………………………………………………13
7. 使用在晶體控制振蕩器上…………………………………………………14
7.1 晶體控振蕩器 ……………………………………………………………14
7.2 被推薦的水晶規(guī)格 ………………………………………………………15
8. 引腳封裝 ………………………………………………………………16
8.1 引腳封裝形式1 …………………………………………………………16
8.2 引腳封裝形式2 …………………………………………………………18
9. 總結(jié) ………………………………………………………………………20
參考文獻 ………………………………………………………………20
總 結(jié)
經(jīng)過兩周的煎熬,課程設計終于算是完成了,在這期間讓我覺得最痛苦的事情就是英文翻譯。由于英語成績極差,再加上這課程設計里面又絕大部分是跟專業(yè)英語相聯(lián)接的,故是難上加難,最后通過查資料,利用翻譯軟件,網(wǎng)上翻譯等各種途徑終于翻譯完了。但是覺得還是有很多句子不夠通順,還請老師原諒,畢競英語成績太差。
第一個難關渡過之后,接著又迎來了第二個難關.....
23頁 8000余字
摘要
簡要介紹了400兆赫茲低壓PECL時鐘合成器MPC9229的功能、內(nèi)部邏輯結(jié)構(gòu)、電氣特性、程序設計、引腳排列、典型的應用電路以及引腳的封裝形式。MPC9229是一3.3v具有兼容的、鎖相環(huán)裝置的時鐘合成器,目標是為了高性能時鐘發(fā)生在中點值到優(yōu)越性能值且集遠距離通信、網(wǎng)絡和計算操作于一體的合成芯片。有著輸出的頻率從25兆赫茲到400兆赫茲和特定的配套的pecl輸出信號,這設計滿足最大量的時鐘操作上的需要。
關鍵字:頻率發(fā)生器 壓控振蕩器 串行接口 關行接口
電源濾波器 旁路電容 串聯(lián)諧振 分頻器
Abstract
Brief Introduceation of 400MHz low Voltage PECL the clock synthesizer MPC9229 function, internal logical organization, the electrical specification, the programming, the pin arrangement, the model application electric circuit as well as the pin seal form. The MPC9229 is a 3.3V compatible, PLL based clock synthesizer targeted for high performance clock generation in mid-range to high-performance telecom, networking and co...
目錄
1. 芯片簡介………………………………………………………………………1
1.1 概述 …………………………………………………………………………1
1.2 特點 ………………………………………………………………………1
1.3 功能描述 …………………………………………………………………1
1.4 內(nèi)部邏輯結(jié)構(gòu)圖 …………………………………………………………2
1.5 引腳介紹 ……………………………………………………………………4
1.5.1 管腳排列 …………………………………………………………………4
1.5.2 輸出頻率范圍和鎖相環(huán)柱分頻器N …………………………………………5
1.5.3 一般規(guī)格 ……………………………………………………………………5
2. 電氣特性 ………………………………………………………………6
2.1 絕對極限額定值 ……………………………………………………………6
2.2 直流特性 ……………………………………………………………………6
2.3 交流特性 ……………………………………………………………………7
3. 程序設計簡介 ………………………………………………………………8
3.1 MPC9229的程序設計 ………………………………………………………8
3.2 MPC9229的頻率工作圍 ……………………………………………………9
3.3 輸出頻率范圍 ……………………………………………………………10
3.9 例子頻率演算………………………………………………………………10
4. 應用電路的設計 ………………………………………………………10
4.1 使用并行和串行接口 ……………………………………………………10
4.2 使用測試和校準輸出試 ………………………………………………11
4.3 測試和調(diào)試配置 ………………………………………………………11
4.4 PLL旁路調(diào)試 ………………………………………………………12
4.5 串行接口時序圖 ………………………………………………………12
4.6 VCC鎖相環(huán)電源濾波器……………………………………………………12
5. 電源過濾 ………………………………………………………………13
6. 推薦布局 ………………………………………………………………13
7. 使用在晶體控制振蕩器上…………………………………………………14
7.1 晶體控振蕩器 ……………………………………………………………14
7.2 被推薦的水晶規(guī)格 ………………………………………………………15
8. 引腳封裝 ………………………………………………………………16
8.1 引腳封裝形式1 …………………………………………………………16
8.2 引腳封裝形式2 …………………………………………………………18
9. 總結(jié) ………………………………………………………………………20
參考文獻 ………………………………………………………………20
總 結(jié)
經(jīng)過兩周的煎熬,課程設計終于算是完成了,在這期間讓我覺得最痛苦的事情就是英文翻譯。由于英語成績極差,再加上這課程設計里面又絕大部分是跟專業(yè)英語相聯(lián)接的,故是難上加難,最后通過查資料,利用翻譯軟件,網(wǎng)上翻譯等各種途徑終于翻譯完了。但是覺得還是有很多句子不夠通順,還請老師原諒,畢競英語成績太差。
第一個難關渡過之后,接著又迎來了第二個難關.....