基于fpga的uart設(shè)計(jì)及實(shí)現(xiàn).doc
![](http:///template/default/images/docicon2.gif)
![](http:///template/default/images/docicon4.gif)
約34頁DOC格式手機(jī)打開展開
基于fpga的uart設(shè)計(jì)及實(shí)現(xiàn),基于fpga的uart設(shè)計(jì)及實(shí)現(xiàn)1.1萬字 34頁 原創(chuàng)作品,已通過查重系統(tǒng)摘要目前專用的uart集成電路芯片多數(shù)設(shè)計(jì)比較復(fù)雜,而且可移植性較差,成本比較高??紤]到fpga設(shè)計(jì)的靈活性,且異步串行通信也是fpga與上位計(jì)算機(jī)之間的主要通信方式,是fpga運(yùn)用于開發(fā)設(shè)計(jì)的不可或缺的一部分,故希望通過此設(shè)計(jì)完成一個模塊化的...
![](http://img.queshao.com/images/pcgzh.gif)
![](http://preview.queshao.com/tobuy/583567.gif)
內(nèi)容介紹
此文檔由會員 紅提很好吃 發(fā)布
基于FPGA的UART設(shè)計(jì)及實(shí)現(xiàn)
1.1萬字 34頁 原創(chuàng)作品,已通過查重系統(tǒng)
摘 要
目前專用的UART集成電路芯片多數(shù)設(shè)計(jì)比較復(fù)雜,而且可移植性較差,成本比較高。考慮到FPGA設(shè)計(jì)的靈活性,且異步串行通信也是FPGA與上位計(jì)算機(jī)之間的主要通信方式,是FPGA運(yùn)用于開發(fā)設(shè)計(jì)的不可或缺的一部分,故希望通過此設(shè)計(jì)完成一個模塊化的基于FPGA的異步串行通信電路,通過調(diào)整相關(guān)參數(shù)來實(shí)現(xiàn)不同項(xiàng)目需求下的異步串口通信,以達(dá)到電路簡單且可移植的設(shè)計(jì)要求。
根據(jù)項(xiàng)目要求,本文對UART進(jìn)行了總體框圖設(shè)計(jì),然后將模塊劃分為發(fā)送模塊、接收模塊、發(fā)送接收FIFO模塊、波特率產(chǎn)生模塊以及中斷模塊。最后對各個模塊進(jìn)行設(shè)計(jì)和分析,最后,對各個模塊進(jìn)行仿真。
關(guān)鍵詞:FPGA;UART;RS232
1.1萬字 34頁 原創(chuàng)作品,已通過查重系統(tǒng)
摘 要
目前專用的UART集成電路芯片多數(shù)設(shè)計(jì)比較復(fù)雜,而且可移植性較差,成本比較高。考慮到FPGA設(shè)計(jì)的靈活性,且異步串行通信也是FPGA與上位計(jì)算機(jī)之間的主要通信方式,是FPGA運(yùn)用于開發(fā)設(shè)計(jì)的不可或缺的一部分,故希望通過此設(shè)計(jì)完成一個模塊化的基于FPGA的異步串行通信電路,通過調(diào)整相關(guān)參數(shù)來實(shí)現(xiàn)不同項(xiàng)目需求下的異步串口通信,以達(dá)到電路簡單且可移植的設(shè)計(jì)要求。
根據(jù)項(xiàng)目要求,本文對UART進(jìn)行了總體框圖設(shè)計(jì),然后將模塊劃分為發(fā)送模塊、接收模塊、發(fā)送接收FIFO模塊、波特率產(chǎn)生模塊以及中斷模塊。最后對各個模塊進(jìn)行設(shè)計(jì)和分析,最后,對各個模塊進(jìn)行仿真。
關(guān)鍵詞:FPGA;UART;RS232
TA們正在看...
- 五年級奧數(shù).計(jì)算綜合.裂項(xiàng)b級資料.學(xué)生版.doc
- 五年級奧數(shù)——小數(shù)乘法的簡便計(jì)算.doc
- 五年級奧數(shù)——平均數(shù).doc
- 五年級奧數(shù)—數(shù)陣.doc
- 五年級奧數(shù)三角形的面積計(jì)算習(xí)題.doc
- 五年級奧數(shù)舉一反三第12講盈虧問題.doc
- 五年級奧數(shù)舉一反三第8講一般應(yīng)用題二.doc
- 五年級奧數(shù)復(fù)雜平均數(shù)問題.doc
- 五年級奧數(shù)巧解盈虧問題.doc
- 五年級奧數(shù)平均數(shù)問題.doc