基于vhdl語(yǔ)言的基帶線路碼產(chǎn)生電路仿真設(shè)計(jì).doc
約39頁(yè)DOC格式手機(jī)打開(kāi)展開(kāi)
基于vhdl語(yǔ)言的基帶線路碼產(chǎn)生電路仿真設(shè)計(jì),基于vhdl語(yǔ)言的基帶線路碼產(chǎn)生電路仿真設(shè)計(jì)本文共計(jì)39頁(yè),11439字;摘要max+plus ii全稱(chēng)為multiple array matrix and programmable logic user system),是美國(guó)altera公司開(kāi)發(fā)的eda軟件平臺(tái),提供了與結(jié)構(gòu)無(wú)關(guān)的設(shè)計(jì)環(huán)境,支持flex、max及cl...
![](http://img.queshao.com/images/pcgzh.gif)
![](http://preview.queshao.com/tobuy/23500.gif)
內(nèi)容介紹
此文檔由會(huì)員 霜天盈月 發(fā)布
基于VHDL語(yǔ)言的基帶線路碼產(chǎn)生電路仿真設(shè)計(jì)
本文共計(jì)39頁(yè),11439字;
摘要
MAX+PLUS II全稱(chēng)為Multiple Array Matrix and Programmable Logic User System),是美國(guó)Altera公司開(kāi)發(fā)的EDA軟件平臺(tái),提供了與結(jié)構(gòu)無(wú)關(guān)的設(shè)計(jì)環(huán)境,支持FLEX、MAX及Classic系列器件,用于該公司可編程邏輯器件的設(shè)計(jì)開(kāi)發(fā),與用戶的特定設(shè)計(jì)要求極易適配,目前已有10.1版本。
MAX+PLUS II軟件支持硬件描述語(yǔ)言VHDL、VerilogHDL和Altera公司自己的硬件描述語(yǔ)言AHDL。
關(guān)鍵字:VHDL語(yǔ)言,基帶線路
目 錄
第1章 系統(tǒng)設(shè)計(jì)平臺(tái)簡(jiǎn)述-----------------------------3
1.1 MAX+PLUS II軟件簡(jiǎn)介------------------------------------3
1.2 QuartusⅡ中VHDL的使用-----------------------------------4
1.3 VHDL源程序的基本結(jié)構(gòu)-------------------------------------11
第2章 數(shù)字基帶信號(hào)-----------------------------------12
2.1數(shù)字基帶信號(hào)的碼型設(shè)計(jì)原則--------------------------------12
2.2數(shù)字基帶信號(hào)的常用碼型------------------------------------13
第3章 基帶信號(hào)編碼的建模與設(shè)計(jì)---------------------16
3.1 AMI碼 --------------------------------------------16
3.2數(shù)字雙相碼(Digital Biphase Code )-----------------------19
3.3 CMI碼----------------------------------------------------20
3.4 HDB3碼 --------------------------------------------------21
第4章 結(jié)束語(yǔ)-----------------------------------------31
參考文獻(xiàn)----------------------------------------------32
附 錄
1.AMI的VHDL編碼程序---------------------------------------------------33
2.雙相碼的VHDL編碼程序-------------------------------------------------34
3.CMI的VHDL編碼程序-----------------------------------------------------34
4.HDB3碼的VHDL編碼程序-------------------------------------------------35
致 謝-------------------------------------------------39
參考文獻(xiàn)
[1] 王建校,寧改娣. MAX+PLUS II應(yīng)用入門(mén)[M]. 北京:科學(xué)出版社,2000
[2] 潘松,黃繼業(yè).《EDA技術(shù)與VHDL》[M] ,清華大學(xué)出版社,2005.
[3] 侯伯亨,顧新. VHDL 硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì)[M] .西安: 西安電子科技大學(xué)出版社,1999 .
[4] 潘松,王國(guó)棟.VHDL實(shí)用教程[M].成都:電子科技大學(xué)出版社,2000.
[5] 盧毅,賴(lài)杰編著.VHDL與數(shù)字電路設(shè)計(jì)[M].北京:科學(xué)出版社,2001.
本文共計(jì)39頁(yè),11439字;
摘要
MAX+PLUS II全稱(chēng)為Multiple Array Matrix and Programmable Logic User System),是美國(guó)Altera公司開(kāi)發(fā)的EDA軟件平臺(tái),提供了與結(jié)構(gòu)無(wú)關(guān)的設(shè)計(jì)環(huán)境,支持FLEX、MAX及Classic系列器件,用于該公司可編程邏輯器件的設(shè)計(jì)開(kāi)發(fā),與用戶的特定設(shè)計(jì)要求極易適配,目前已有10.1版本。
MAX+PLUS II軟件支持硬件描述語(yǔ)言VHDL、VerilogHDL和Altera公司自己的硬件描述語(yǔ)言AHDL。
關(guān)鍵字:VHDL語(yǔ)言,基帶線路
目 錄
第1章 系統(tǒng)設(shè)計(jì)平臺(tái)簡(jiǎn)述-----------------------------3
1.1 MAX+PLUS II軟件簡(jiǎn)介------------------------------------3
1.2 QuartusⅡ中VHDL的使用-----------------------------------4
1.3 VHDL源程序的基本結(jié)構(gòu)-------------------------------------11
第2章 數(shù)字基帶信號(hào)-----------------------------------12
2.1數(shù)字基帶信號(hào)的碼型設(shè)計(jì)原則--------------------------------12
2.2數(shù)字基帶信號(hào)的常用碼型------------------------------------13
第3章 基帶信號(hào)編碼的建模與設(shè)計(jì)---------------------16
3.1 AMI碼 --------------------------------------------16
3.2數(shù)字雙相碼(Digital Biphase Code )-----------------------19
3.3 CMI碼----------------------------------------------------20
3.4 HDB3碼 --------------------------------------------------21
第4章 結(jié)束語(yǔ)-----------------------------------------31
參考文獻(xiàn)----------------------------------------------32
附 錄
1.AMI的VHDL編碼程序---------------------------------------------------33
2.雙相碼的VHDL編碼程序-------------------------------------------------34
3.CMI的VHDL編碼程序-----------------------------------------------------34
4.HDB3碼的VHDL編碼程序-------------------------------------------------35
致 謝-------------------------------------------------39
參考文獻(xiàn)
[1] 王建校,寧改娣. MAX+PLUS II應(yīng)用入門(mén)[M]. 北京:科學(xué)出版社,2000
[2] 潘松,黃繼業(yè).《EDA技術(shù)與VHDL》[M] ,清華大學(xué)出版社,2005.
[3] 侯伯亨,顧新. VHDL 硬件描述語(yǔ)言與數(shù)字邏輯電路設(shè)計(jì)[M] .西安: 西安電子科技大學(xué)出版社,1999 .
[4] 潘松,王國(guó)棟.VHDL實(shí)用教程[M].成都:電子科技大學(xué)出版社,2000.
[5] 盧毅,賴(lài)杰編著.VHDL與數(shù)字電路設(shè)計(jì)[M].北京:科學(xué)出版社,2001.
TA們正在看...
- 員工自我評(píng)價(jià)100字.docx
- 員工自我評(píng)價(jià)模板.docx
- 員工見(jiàn)習(xí)期自我鑒定.docx
- 員工試用期工作自我評(píng)價(jià).docx
- 員工試用期轉(zhuǎn)正自我評(píng)價(jià)優(yōu)秀范文.docx
- 員工試用期轉(zhuǎn)正自我評(píng)價(jià)模板.docx
- 員工轉(zhuǎn)正申請(qǐng)自我評(píng)價(jià)【三篇】.docx
- 員工轉(zhuǎn)正自我評(píng)價(jià)500字【四篇】.docx
- 員工轉(zhuǎn)正自我評(píng)價(jià)怎么寫(xiě).docx
- 員工轉(zhuǎn)正自我評(píng)價(jià)簡(jiǎn)短版.docx